Технические средства коммутации ZyXEL. Платунова С.М. - 17 стр.

UptoLike

Составители: 

Контроллеры ASIC для коммутаторов ЛВС делятся на 2 класса -
большие ASIC, способные обслуживать множество коммутируемых портов
(один контроллер на устройство) и небольшие контроллеры ASIC,
обслуживающие несколько портов и объединяемые в матрицы
коммутации. Вопросы масштабирования и стратегия разработчиков
коммутаторов в области организации магистралей и/или рабочих групп
определяет выбор ASIC и, следовательно, - скорость продвижения
коммутаторов на рынок.
Существует 3 варианта архитектуры коммутаторов:
- На основе коммутационной матрицы (cross-bar);
- С разделяемой многовходовой памятью (shared memory);
- На основе общей высокоскоростной шины.
Часто эти три способа взаимодействия комбинируются в одном
коммутаторе.
1.7. Коммутаторы на основе коммутационной матрицы
Коммутационная матрица (cross-bar) основной и самый быстрый
способ взаимодействия процессоров портов, именно он был реализован в
первом промышленном коммутаторе локальных сетей. Однако, реализация
матрицы возможна только для определенного числа портов, причем
сложность схемы возрастает пропорционально квадрату количества портов
коммутатора.
На рис. 1.1 показана блок-схема коммутатора с архитектурой,
используемой для поочередного соединения пар портов. В любой момент
такой коммутатор может обеспечить организацию только одного
соединения (пара портов). При невысоком уровне трафика не требуется
хранение данных в памяти перед отправкой в порт назначения. Однако,
коммутаторы cross-bar требуют буферизации на входе от каждого порта,
поскольку в случае использования единственного возможного соединения
коммутатор блокируется. Несмотря на малую стоимость и высокую
скорость продвижения на рынок, коммутаторы класса cross-bar слишком
примитивны для эффективной трансляции между низкоскоростными и
высокоскоростными интерфейсами.
Рис. 1.1. Коммутационная матрица
17