Составители:
Рубрика:
1.8. Коммутаторы с разделяемой памятью 
Коммутаторы с разделяемой памятью (shared memory switch) имеют 
общий  входной  буфер  для  всех  портов.  Буферизация  данных  перед  их 
рассылкой приводит  к  возникновению задержки. Однако,  коммутаторы с 
разделяемой  памятью,  как  показано  на  рис.  1.2  не  требуют  организации 
специальной внутренней магистрали для передачи данных между портами, 
что обеспечивает им более низкую цену по сравнению с коммутаторами на 
базе высокоскоростной внутренней шины. 
Рис. 1.2. Архитектура разделяемой памяти  
1.9. Коммутаторы с общей шиной 
Коммутаторы  с  общей  шиной  (backplane)  используют  для  связи 
процессоров  портов  высокоскоростную  шину,  используемую  в  режиме 
разделения времени.  
На  рис.  1.3  показана  блок-схема  коммутатора  с  высокоскоростной 
шиной,  связывающей  контроллеры  ASIC.  После  того,  как  данные 
преобразуются  в  приемлемый  для  передачи  по  шине  формат,  они 
помещаются на шину и далее передаются в порт назначения.  
Для  того,  чтобы  шина  не  была  узким  местом  коммутатора,  ее 
производительность должна быть, по крайней мере, в  
с
Мбит
Cp
N
i
2
1
∑
, 
(где N – количество портов, Cp
i 
– максимальная производительность 
протокола, поддерживаемого i-м портом коммутатора) раз выше скорости 
поступления данных во входные блоки процессоров портов. Кроме этого, 
кадр  должен  передаваться  по  шине  небольшими  частями,  по  несколько 
18 
Страницы
- « первая
- ‹ предыдущая
- …
- 16
- 17
- 18
- 19
- 20
- …
- следующая ›
- последняя »
