Условия освоения основных образовательных программ высшего профессионального образования в сокращенные сроки по специальности 220100. Тарасов В.Н - 11 стр.

UptoLike

11
Универсальные логические модули (УЛМ) на основе мультиплексоров:
способы настройки УЛМ. Схемы контроля: мажоритарные элементы; контроль
по модулю 2; схемы свертки; контроль с использованием кодов Хемминга.
Раздел 3. Арифметические узлы ЭВМ
Сумматоры: одноразрядный сумматор; параллельные сумматоры с
последовательным и параллельным переносом; сумматоры групповой
структуры; накапливающий сумматор. Компараторы. Арифметико-логические
устройства и блоки ускоренного переноса. Матричные умножители.
2.7 Рекомендуемая литература
1 Алексеенко А.Г., Шагурин И.И. Микросхемотехника. [Текст]/
А.Г.
Алексеенко, И.И. Шагурин.– М.: Радио и связь, 1991.-453с.
2 Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных
устройств на интегральных микросхемах. Справочник. [Текст]/ Г.И.
Пухальский., Т.Я. Новосельцева
М.: Радио и связь, 1990.-351с.
3 Расчет элементов цифровых устройств. [Текст]/ учебное пособие / под.
ред. Л.Н. Преснухина.– М.: Высшая школа, 1991.-534с.
4 Угрюмов Е.П. Цифровая схемотехника. [Текст]/ Е.П. Угрюмов.–Санкт-
Петербург: БХВ, 2000.-631с.
5 Антонов А.П. Язык описания цифровых устройств Altera HDL.
Практический курс. [Текст]/
А.П.Антонов. – М.: ИП РадиоСофт, 2001. –
224 с.
6 Грушвицкий Р.И., Мурсаев А.Х., Угрюмов Е.П. Проектирование систем
на микросхемах программируемой логики. [Текст]/ Р.И. Грушвицкий,
А.Х. Мурсаев, Е.П.
Угрюмов.– СПб.: БХВ-Петербург, 2002. – 608 с.
7 Шагурин И.И. Микросхемотехника: Учеб. пособие для вузов . – 2-е изд.,
перераб. Доп. [Текст]/ И.И.
Шагурин - М.: Радио и связь, 1990.-439с.
2.8 Микропроцессорные системы
Раздел 1 Общие сведения, классификация микропроцессоров
Краткие сведения из истории создания и дальнейшего интенсивного
развития микропроцессорной индустрии. Сравнительный анализ архитектуры
микропроцессоров различных поколений. Архитектурные особенности
современных микропроцессоров. Основные тенденции развития универсальных
микропроцессоров. RISC и CISC
архитектуры.
Универсальные логические модули (УЛМ) на основе мультиплексоров:
способы настройки УЛМ. Схемы контроля: мажоритарные элементы; контроль
по модулю 2; схемы свертки; контроль с использованием кодов Хемминга.

     Раздел 3. Арифметические узлы ЭВМ

      Сумматоры: одноразрядный сумматор; параллельные сумматоры с
последовательным и параллельным переносом; сумматоры групповой
структуры; накапливающий сумматор. Компараторы. Арифметико-логические
устройства и блоки ускоренного переноса. Матричные умножители.

     2.7 Рекомендуемая литература

  1 Алексеенко А.Г., Шагурин И.И. Микросхемотехника. [Текст]/ А.Г.
Алексеенко, И.И. Шагурин.– М.: Радио и связь, 1991.-453с.
  2 Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных
     устройств на интегральных микросхемах. Справочник. [Текст]/ Г.И.
     Пухальский., Т.Я. Новосельцева – М.: Радио и связь, 1990.-351с.
  3 Расчет элементов цифровых устройств. [Текст]/ учебное пособие / под.
     ред. Л.Н. Преснухина.– М.: Высшая школа, 1991.-534с.
  4 Угрюмов Е.П. Цифровая схемотехника. [Текст]/ Е.П. Угрюмов.–Санкт-
     Петербург: БХВ, 2000.-631с.
  5 Антонов А.П. Язык описания цифровых устройств Altera HDL.
     Практический курс. [Текст]/ А.П.Антонов. – М.: ИП РадиоСофт, 2001. –
     224 с.
  6 Грушвицкий Р.И., Мурсаев А.Х., Угрюмов Е.П. Проектирование систем
     на микросхемах программируемой логики. [Текст]/ Р.И. Грушвицкий,
     А.Х. Мурсаев, Е.П. Угрюмов.– СПб.: БХВ-Петербург, 2002. – 608 с.
  7 Шагурин И.И. Микросхемотехника: Учеб. пособие для вузов . – 2-е изд.,
     перераб. Доп. [Текст]/ И.И. Шагурин - М.: Радио и связь, 1990.-439с.

     2.8 Микропроцессорные системы

     Раздел 1 Общие сведения, классификация микропроцессоров

      Краткие сведения из истории создания и дальнейшего интенсивного
развития микропроцессорной индустрии. Сравнительный анализ архитектуры
микропроцессоров различных поколений. Архитектурные особенности
современных микропроцессоров. Основные тенденции развития универсальных
микропроцессоров. RISC и CISC архитектуры.




                                                                    11