ВУЗ:
Составители:
8
Раздел 2. Функциональная и структурная организация ЭВМ
Внутренняя структура вычислительной машины
Назначение базовых аппаратных средств. Организация
функционирования ЭВМ с магистральной архитектурой. Организация работы
ЭВМ при выполнении задания пользователя.
Арифметико-логическое устройство (АЛУ)
Формы представления информации в ЭВМ. Операции, выполняемые над
числами с плавающей и фиксированной точкой. Структура АЛУ.
Центральный процессор
Структура процессора, организация его работы и работы основной
памяти. Влияние на работу процессора адресности команд и способа адресации.
Информационное согласование работы процессора и памяти.
Микропрограммы. Микропроцессор: структура базового микропроцессора,
адресная структура и система команд, взаимодействие элементов при работе,
обработка программного прерывания.
Устройство управления
Назначение и функции устройства управления. Структура кода команды.
Оценка выбора адресности и интерпретация кода команды. Использование
стека. Способы адресации. Организация ветвлений, циклов, обращений к
процедурам и сопрограммам.
Прямой доступ к памяти. Интерфейс системной шины. Интерфейсы
внешних запоминающих устройств. Способы организации совместной работы
периферийных и центральных устройств. Синхронный и асинхронный способы
управления. Сравнение микропрограммной и аппаратной реализации
устройства управления.
Системная память
Иерархическая организация многоуровневой памяти в ЭВМ. Оперативная
память: назначение, организация, распределение, режимы работы. Буферная
память типа кэш, способы отображения оперативной памяти на буферную
память. Управление памятью.
Основная память: состав, устройство и принцип действия, размещение
информации, отображение адресного пространства программы, расширение
основной памяти. Алгоритмы замещения блоков, их техническая реализация,
модернизация содержимого памяти. Ассоциативная память. Стек. Постоянная
память для хранения ВЮ8. Виртуальная память. Страничная и сегментная
реализация. Расслоение памяти. Защита памяти.
Подсистема ввода-вывода
Проблематика ввода-вывода. Формат команд ввода-вывода. Организация
ввода-вывода в ЭВМ. Взаимодействие процессора ввода-вывода, центрального
процессора и памяти. Микропрограммы работы процессора ввода-вывода.
Оперативная обработка информации
Линейные и нелинейные участки программы. Одновременная обработка
информации. Классификация параллельных быстродействующих компьютеров
неймановского типа по числу потоков команд и данных. Конвейерная
Раздел 2. Функциональная и структурная организация ЭВМ Внутренняя структура вычислительной машины Назначение базовых аппаратных средств. Организация функционирования ЭВМ с магистральной архитектурой. Организация работы ЭВМ при выполнении задания пользователя. Арифметико-логическое устройство (АЛУ) Формы представления информации в ЭВМ. Операции, выполняемые над числами с плавающей и фиксированной точкой. Структура АЛУ. Центральный процессор Структура процессора, организация его работы и работы основной памяти. Влияние на работу процессора адресности команд и способа адресации. Информационное согласование работы процессора и памяти. Микропрограммы. Микропроцессор: структура базового микропроцессора, адресная структура и система команд, взаимодействие элементов при работе, обработка программного прерывания. Устройство управления Назначение и функции устройства управления. Структура кода команды. Оценка выбора адресности и интерпретация кода команды. Использование стека. Способы адресации. Организация ветвлений, циклов, обращений к процедурам и сопрограммам. Прямой доступ к памяти. Интерфейс системной шины. Интерфейсы внешних запоминающих устройств. Способы организации совместной работы периферийных и центральных устройств. Синхронный и асинхронный способы управления. Сравнение микропрограммной и аппаратной реализации устройства управления. Системная память Иерархическая организация многоуровневой памяти в ЭВМ. Оперативная память: назначение, организация, распределение, режимы работы. Буферная память типа кэш, способы отображения оперативной памяти на буферную память. Управление памятью. Основная память: состав, устройство и принцип действия, размещение информации, отображение адресного пространства программы, расширение основной памяти. Алгоритмы замещения блоков, их техническая реализация, модернизация содержимого памяти. Ассоциативная память. Стек. Постоянная память для хранения ВЮ8. Виртуальная память. Страничная и сегментная реализация. Расслоение памяти. Защита памяти. Подсистема ввода-вывода Проблематика ввода-вывода. Формат команд ввода-вывода. Организация ввода-вывода в ЭВМ. Взаимодействие процессора ввода-вывода, центрального процессора и памяти. Микропрограммы работы процессора ввода-вывода. Оперативная обработка информации Линейные и нелинейные участки программы. Одновременная обработка информации. Классификация параллельных быстродействующих компьютеров неймановского типа по числу потоков команд и данных. Конвейерная 8
Страницы
- « первая
- ‹ предыдущая
- …
- 6
- 7
- 8
- 9
- 10
- …
- следующая ›
- последняя »