Архитектуры процессоров. Ульянов М.В. - 2 стр.

UptoLike

Составители: 

УДК 004.31
М. В. Ульянов. Архитектуры процессоров. - М.: МГАПИ, 2002. - 68 с.
ISBN 5-8068-02 68 - Х
Рекомендовано Ученым Советом МГАПИ в качестве учебного пособия
для специальности 2201.
Рецензенты: к.т.н., проф. Зеленко Г.В.
к.т.н., проф. Рощин А.В.
Предлагаемое издание рекомендуется в качестве учебного пособия для
подготовки студентов
различных специальностей, изучающих программные и
аппаратные методы организации вычислительного процесса.
Для специальности 2201 «Вычислительные машины, комплексы, системы
и сети» это издание может быть использовано в качестве учебного пособия по
дисциплинам «Теория вычислительных процессов» и «Организация ЭВМ и
систем» студентами первого и второго курсов.
В учебном пособии рассмотрены как основные архитектуры процессоров
(
фон Неймановская архитектура, стековая и конвейерная архитектура, машины
потоков данных, процессор пересылок и RISC - процессоры), так и архитектуры
оперативной памяти (адресная память с использованием кэш и чередования ад-
ресов, ассоциативный подход к выборке данных), а так же решения по органи-
зации ввода/вывода данных.
97ЛР020418
0000 402 240
Л
© Ульянов М.В., 2002
     УДК 004.31

М. В. Ульянов. Архитектуры процессоров. - М.: МГАПИ, 2002. - 68 с.



ISBN 5-8068-02 68 - Х


     Рекомендовано Ученым Советом МГАПИ в качестве учебного пособия
для специальности 2201.


                             Рецензенты:       к.т.н., проф. Зеленко Г.В.
                                               к.т.н., проф. Рощин А.В.



     Предлагаемое издание рекомендуется в качестве учебного пособия для
подготовки студентов различных специальностей, изучающих программные и
аппаратные методы организации вычислительного процесса.
     Для специальности 2201 «Вычислительные машины, комплексы, системы
и сети» это издание может быть использовано в качестве учебного пособия по
дисциплинам «Теория вычислительных процессов» и «Организация ЭВМ и
систем» студентами первого и второго курсов.
     В учебном пособии рассмотрены как основные архитектуры процессоров
(фон Неймановская архитектура, стековая и конвейерная архитектура, машины
потоков данных, процессор пересылок и RISC - процессоры), так и архитектуры
оперативной памяти (адресная память с использованием кэш и чередования ад-
ресов, ассоциативный подход к выборке данных), а так же решения по органи-
зации ввода/вывода данных.




          240 402 0000
     Л
         ЛР020418 − 97
                                                          © Ульянов М.В., 2002