Составители:
Рубрика:
25
( ) floor[ sin( ) ] sin( )e j A j z A j
.
Двоичный кодер в схеме на рис.3.1. определяет полярность выборки и осуществляет
преобразование положительного десятичного значения уровня квантования в двоичное.
Это производится в соответствии с известными правилами c подбором весовых
коэффициентов или с помощью таблицы. Например, если q =8 и
q
N
= 85, то это
соответствует двоичному числу a(x) = 1010101. Существуют несколько способов
двоичного кодирования, но всегда старший разряд в кодовом слове является знаковым и
определяет его полярность.
Для примера в табл.3.1 приведены два наиболее распространенных способа
двоичного представления положительных и отрицательных десятичных чисел, известные
под названиями «2`s complemet format»(двоичное дополнение) и «offset binary» (двоичный
сдвиг). В обоих форматах отрицательные десятичные значения преобразуются в двоичные
путем инверсии положительной значащей части двоичной кодового слова того же уровня
и прибавления «1» в младшем разряде.
Оперативное ЗУ непосредственно относится к двоичному кодеру, являясь его
элементом цифровой памяти. Значения кодовых слов в двоичном виде вводятся в ОЗУ в
параллельном коде с частотой выборок и с этой же частотой выдаются на параллельном
выходе.
С последовательного выхода двоичные
данные поступают с тактовой частотой f
т
на кодер
коррекции ошибок или на вход мультиплексора, в
зависимости от схемы построения цифрового
тракта.
Вся цифровая схемотехника строится на передачи
двоичных данных в виде двух уровней сигнала –
высокого и низкого. Первый соответствует логической
«1», второй- логическому «0». Это значит, что
выходной сигнал ОЗУ представляет собой
последовательность импульсов одной полярности с
тактовой частотой
T
f
, равной
Ts
f f q
.
Длительности импульсов и интервалы между ними
кратны периоду тактовой частоты. Переход от одного уровня к другому происходит
только при изменении последовательности двоичных данных, когда после «0» следует
«1» или наоборот. Представление двоичной последовательности в таком виде называется
кодом NRZ. Запись цифрового сигнала производится всегда с использованием
самосинхронизирующегося канального кода.
3.3. Демодуляция
На рис.3.8. приведена функциональная схема ИКМ демодулятора. В ней сигналы с
тактовой частотой
T
f
и с частотой
s
f
выделяется из канального кода и используются
Т а б л и ц а 3.1. Двоичные коды
Десятич-
ное число
Двоичный
сдвиг
Двоичное
дополнение
+5
1101
0101
+4
1100
0100
+3
1011
0011
+2
1010
0010
+1
1001
0001
0
1000
0000
-1
0111
1111
-2
0110
1110
-3
0101
1101
-4
0100
1100
-5
0011
1011
Аналоговый
выход
Цифровой вход
в коде NRZ
ОЗУ
Декодер
АИДМ
УВХ
ФНЧ
s
Частота дискретизации f
T
Тактовая частота f
Рис.3.8. Функциональная схема демодулятора
Страницы
- « первая
- ‹ предыдущая
- …
- 23
- 24
- 25
- 26
- 27
- …
- следующая ›
- последняя »
