ВУЗ:
Составители:
61
Таблица 10. Регистры конфигурации портов SPORT
Адрес Назначение регистра
0x3FFA Приемник RX0 порта SPORT0 , биты 31-16
0x3FF9 Приемник RX0 порта SPORT0 , биты 15-10
0x3FF8 Передатчик TX0 порта SPORT0 , биты 31-16
0x3FF7 Передатчик TX0 порта SPORT0 , биты 15-10
0x3FF6
Регистр управления порта SPORT0:
источник битовой синхронизации, кадровая синхронизация,
компандирование, длина слова
0x3FF5 Делитель битовой частоты SCLKDIV порта SPORT0
0x3FF4 Делитель кадровой частоты RFSDIV порта SPORT0
0x3FF3 Регистр управления автобуферизацией порта SPORT0
0x3FF2
Регистр управления порта SPORT1:
выходной сигнал флага, источник битовой синхронизации,
кадровая синхронизация, компандирование, длина слова
0x3FF1 Делитель битовой частоты SCLKDIV порта SPORT1
0x3FF0 Делитель кадровой частоты RFSDIV порта SPORT1
0x3FEF Регистр управления автобуферизацией порта SPORT1
На рис. 37 приведен формат регистра управления 0x3FF6 порта SPORT0.
Состояние разрядов 8 и 9 регистра зависят от схемы подключения кодека
к процессору и выбранного источника синхронизации. В схеме на рис. 38 кад-
ровую синхронизацию выполняет выходной сигнал кодека SDOFS, который
сформирован делением частоты опорного внешнего генератора 16,384 МГц.
Если в качестве источника синхронизации выбран внешний генератор
16,384 МГц, то сигнал RFS процессора должен быть входом, для чего в разряд 8
регистра управления 0x3FF6 необходимо записать ноль при инициализации
порта SPORT0.
Сигнал процессора TFS в рассмотренной схеме при установленной пере-
мычке может быть только входом. Поэтому в разряд 9 регистра управления
0x3FF6 необходимо также записать ноль. Если в схеме перемычку между выво-
дами RFS и TFS убрать (рис. 34), то TFS необходимо запрограммировать на вы-
вод, записав единицу в разряд 9. В этом случае сигнал кадровой синхронизации
ТFS должен сформировать последовательный порт процессора.
Таблица 10. Регистры конфигурации портов SPORT
Адрес Назначение регистра
0x3FFA Приемник RX0 порта SPORT0 , биты 31-16
0x3FF9 Приемник RX0 порта SPORT0 , биты 15-10
0x3FF8 Передатчик TX0 порта SPORT0 , биты 31-16
0x3FF7 Передатчик TX0 порта SPORT0 , биты 15-10
0x3FF6 Регистр управления порта SPORT0:
источник битовой синхронизации, кадровая синхронизация,
компандирование, длина слова
0x3FF5 Делитель битовой частоты SCLKDIV порта SPORT0
0x3FF4 Делитель кадровой частоты RFSDIV порта SPORT0
0x3FF3 Регистр управления автобуферизацией порта SPORT0
0x3FF2 Регистр управления порта SPORT1:
выходной сигнал флага, источник битовой синхронизации,
кадровая синхронизация, компандирование, длина слова
0x3FF1 Делитель битовой частоты SCLKDIV порта SPORT1
0x3FF0 Делитель кадровой частоты RFSDIV порта SPORT1
0x3FEF Регистр управления автобуферизацией порта SPORT1
На рис. 37 приведен формат регистра управления 0x3FF6 порта SPORT0.
Состояние разрядов 8 и 9 регистра зависят от схемы подключения кодека
к процессору и выбранного источника синхронизации. В схеме на рис. 38 кад-
ровую синхронизацию выполняет выходной сигнал кодека SDOFS, который
сформирован делением частоты опорного внешнего генератора 16,384 МГц.
Если в качестве источника синхронизации выбран внешний генератор
16,384 МГц, то сигнал RFS процессора должен быть входом, для чего в разряд 8
регистра управления 0x3FF6 необходимо записать ноль при инициализации
порта SPORT0.
Сигнал процессора TFS в рассмотренной схеме при установленной пере-
мычке может быть только входом. Поэтому в разряд 9 регистра управления
0x3FF6 необходимо также записать ноль. Если в схеме перемычку между выво-
дами RFS и TFS убрать (рис. 34), то TFS необходимо запрограммировать на вы-
вод, записав единицу в разряд 9. В этом случае сигнал кадровой синхронизации
ТFS должен сформировать последовательный порт процессора.
61
Страницы
- « первая
- ‹ предыдущая
- …
- 59
- 60
- 61
- 62
- 63
- …
- следующая ›
- последняя »
