Основы схемотехники цифровых устройств. Конспект лекций. Брякин Л.А. - 74 стр.

UptoLike

Составители: 

С
S
R
Q
11
1
0
0
1
1
0
0
исходное
состояние: Q=0
Рис. 3.16. – Временные диаграммы работы триггера при изменении сигналов
S и R во время активного синхросигнала
Эти диаграммы показывают, что на время действия синхросигнала триггер превра-
щается как бы в асинхронный. Всякое изменение информационных сигналов при
потенциальном управлении приводит к изменению состояния триггера. Чтобы ис-
ключить это явление необходимо исключить возможность изменения информаци
-
онных сигналов при активном уровне синхросигнала.
Схема синхронного RS-триггера на элементах ИЛИ-НЕ и его условное обо-
значение предложены на рисунке 3.17. Особенностью триггера является то, что ак-
тивными сигналами по всем входам являются логические нули.
(Анализ работы схемы читатель в состоянии сделать самостоятельно, ис-
пользуя порядок, предложенный для триггера на
элементах И-НЕ).
Поведение триггера во времени показано на временных диаграммах рисунка
3.18. Можно заметить, что в начальный момент времени триггер оказывается в за-
прещённом состоянии, после которого поведение триггера, то есть его состояние,
непредсказуемо до следующего активного импульса на входе синхронизации при
условии соблюдения неравенства на входах S и R: S не равно
R.
                              С       1         1
                              S
                                       1        0

                              R        0        1

                                  0   1          0
                              Q
                          исходное
                       состояние: Q=0
     Рис. 3.16. – Временные диаграммы работы триггера при изменении сигналов
     S и R во время активного синхросигнала
Эти диаграммы показывают, что на время действия синхросигнала триггер превра-
щается как бы в асинхронный. Всякое изменение информационных сигналов при
потенциальном управлении приводит к изменению состояния триггера. Чтобы ис-
ключить это явление необходимо исключить возможность изменения информаци-
онных сигналов при активном уровне синхросигнала.
     Схема синхронного RS-триггера на элементах ИЛИ-НЕ и его условное обо-
значение предложены на рисунке 3.17. Особенностью триггера является то, что ак-
тивными сигналами по всем входам являются логические нули.
     (Анализ работы схемы читатель в состоянии сделать самостоятельно, ис-
пользуя порядок, предложенный для триггера на элементах И-НЕ).
     Поведение триггера во времени показано на временных диаграммах рисунка
3.18. Можно заметить, что в начальный момент времени триггер оказывается в за-
прещённом состоянии, после которого поведение триггера, то есть его состояние,
непредсказуемо до следующего активного импульса на входе синхронизации при
условии соблюдения неравенства на входах S и R: S не равно R.