Основы схемотехники цифровых устройств. Конспект лекций. Брякин Л.А. - 76 стр.

UptoLike

Составители: 

S
C
R
T
1
D
C
Q
а)
q
D
q
C
D
C
T
б)
Рис. 3.18. – Схема D-триггера и его условное обозначение
При D=0 на входе S формируется ноль, а благодаря инвертору на входе R наблюда-
ется единица. Следовательно, с приходом активного сигнала на синхровход C будет
происходить запись нуля в триггер. То есть на прямом выходе триггера повторяется
состояние входного сигнала в момент действия активного синхросигнала. При D=1
происходит
запись единицы. Поведение триггера описывается таблицей переходов
(таблица 3.7) и матрицей переходов, предложенной в таблице 3.8.
Таблица 3.7
Таблица 3.8
D(t) Q(t+1)
0 0
1 1
Обратите внимание, что для D-триггера нет запрещённой комбинации сигна-
лов на входах D и C.
Определим поведение D-триггера с помощью временных диаграмм, предложенных
на рисунке 3.19.
Q(t)-Q(t+1) D(t)
0-0 0
0-1 1
1-0 0
1-1 1
  D                                       Q
                             S     T
  C                                              qD
                             C                         D T
                                                 qC
                      1      R                         C

                              а)
                                                           б)
          Рис. 3.18. – Схема D-триггера и его условное обозначение
При D=0 на входе S формируется ноль, а благодаря инвертору на входе R наблюда-
ется единица. Следовательно, с приходом активного сигнала на синхровход C будет
происходить запись нуля в триггер. То есть на прямом выходе триггера повторяется
состояние входного сигнала в момент действия активного синхросигнала. При D=1
происходит запись единицы. Поведение триггера описывается таблицей переходов
(таблица 3.7) и матрицей переходов, предложенной в таблице 3.8.
          Таблица 3.7
          Таблица 3.8                  Q(t)-Q(t+1)              D(t)
   D(t)         Q(t+1)                     0-0                   0

      0           0                        0-1                   1
                                           1-0                   0
      1           1
                                           1-1                   1




          Обратите внимание, что для D-триггера нет запрещённой комбинации сигна-
лов на входах D и C.
Определим поведение D-триггера с помощью временных диаграмм, предложенных
на рисунке 3.19.