Основы схемотехники цифровых устройств. Брякин Л.А. - 85 стр.

UptoLike

Составители: 

тающего фронта синхросигнала возможна запись в триггер состояния информаци-
онного сигнала.
Условное обозначение предложенного триггера с учётом асинхронных входов
представлено на рисунке 3.30.
S
D
C
Q
R
T
TM2
S
D
C
R
Рис. 3.30. – Условное обозначение триггера микросхемы К555ТМ2
Наличие асинхронных входов расширяет функциональные возможности
триггера. При подаче активного сигнала на любой из асинхронных входов блокиру-
ется работа синхронного входа D.
3.5. Некоторые применения универсальных триггеров
Простейшим применением D-триггеров и JK-триггеров является реализация
T-триггеров на их основе.
Способ построения синхронного Т-триггера на основе JK-триггера и времен-
ные диаграммы его работы показаны на рисунке 3.31.
J
C
K
TT
T
C
Q
0
1
1
0
1
0
C
T
Q
Рис. 3.31. – T-триггер на базе JK-триггера
При подаче на вход T уровня логической единицы на входах J и K триггера оказы-
вается единица, JK-триггер с приходом каждого импульса на вход синхронизации
будет менять своё состояние на противоположное. Если же на входе T присутствует
ноль, то триггер независимо от состояния синхросигнала будет находиться в режи-
ме хранения предыдущего состояния. Временные диаграммы показывают, что пе-
реход в противоположное состояние происходит по спадающему фронту синхро-
тающего фронта синхросигнала возможна запись в триггер состояния информаци-
онного сигнала.
     Условное обозначение предложенного триггера с учётом асинхронных входов
представлено на рисунке 3.30.

                                S           S           Q
                                               T
                             D              D TM2
                             C              C
                             R              R

     Рис. 3.30. – Условное обозначение триггера микросхемы К555ТМ2
     Наличие асинхронных входов расширяет функциональные возможности
триггера. При подаче активного сигнала на любой из асинхронных входов блокиру-
ется работа синхронного входа D.
     3.5. Некоторые применения универсальных триггеров
     Простейшим применением D-триггеров и JK-триггеров является реализация
T-триггеров на их основе.
     Способ построения синхронного Т-триггера на основе JK-триггера и времен-
ные диаграммы его работы показаны на рисунке 3.31.

                      Q
 T     J                    C
         TT
 C     C                    T                       0
                                        1                   1
       K

                            Q       0           1               0

     Рис. 3.31. – T-триггер на базе JK-триггера
При подаче на вход T уровня логической единицы на входах J и K триггера оказы-
вается единица, JK-триггер с приходом каждого импульса на вход синхронизации
будет менять своё состояние на противоположное. Если же на входе T присутствует
ноль, то триггер независимо от состояния синхросигнала будет находиться в режи-
ме хранения предыдущего состояния. Временные диаграммы показывают, что пе-
реход в противоположное состояние происходит по спадающему фронту синхро-