ВУЗ:
Составители:
Рубрика:
116
Шина
данных
Линия выбора кристалла
Адресная шина
A
1 5
A
0
RD
D
7
D
0
A
1 5
A
0
C
S
D
7
D
0
O E
Д
е
ш
и
ф
р
а
т
о
р
а
д
р
е
с
а
A
1 2
A
1 5
-
(
4
)
( 1 2 )
A
0
A
1 1
-
( 8 )
М П
П ЗУ
4 Кх 8
Рис. 9.4
9.3. Интерфейс с ПЗУ
Большинство микропроцессоров сами по себе функционально
ограничены. Большая часть из них содержит память и немногие порты
ввода/вывода, которые через интерфейс соединяют их с периферией.
Интерфейс – совокупность унифицированных технических и про-
граммных средств, необходимых для подключения данных устройств к
системе или одной системы к другой. Среди прочих свойств интерфейса
отметим
решение им задачи синхронизации, выбора направления пере-
дачи данных и иногда приведение уровней или форм сигналов.
Рассмотрим задачу разработки интерфейса с ПЗУ. На рис. 9.4 приведе-
на часть системы, включающая МП и ПЗУ. С выходами
70
DD ПЗУ
соединены 8 линий шины данных. Единственный выход управления
считыванием
R
D идет из МП на вход активизации O
E
ПЗУ.
С постоянным запоминающим устройством емкостью 4 Кбайт со-
единены 12 линий адресной шины младших разрядов (
110
AA ). Де-
шифратор, встроенный в ИС ПЗУ, может получить доступ к любому из
4096 (2
12
=4096) 8 – разрядных слов ПЗУ. Адресные линии четырех
старших разрядов (
1512
AA ) идут в устройство комбинационной логи-
ки – дешифратор адреса. Для доступа в ПЗУ и считывания из него дан-
ных МП должен: активизировать линии адреса
110
AA
; установить
сигнал НИЗКОГО уровня на линии управления считыванием
O
E
; уста-
новить сигнал НИЗКОГО уровня на линии дешифратора адреса и выбо-
ра кристалла.
Предположим, что МП нужно обратиться в память по адресу 0000H
(0000 0000 0000 0000
2
). Младшие 12 бит подключаются по адресным
Страницы
- « первая
- ‹ предыдущая
- …
- 114
- 115
- 116
- 117
- 118
- …
- следующая ›
- последняя »