ВУЗ:
Составители:
146
ществляется через порт, представляющий собой 8-разрядный регистр, который ад-
ресуется по шине адреса. При совпадении выставленного на шине адреса с адресом,
присвоенным конкретному порту, дешифратор адреса ДША выдает сигнал CS раз-
решения работы порта. По этому сигналу регистр подключается к шинам микропро-
цессора и через него можно передавать параллельные 8-разрядные двоичный коды.
Обмен данными происходит через шину данных. Направление передачи определя-
ется сигналами чтение ЧТ и запись ЗП. Готовность порта к приему-выдаче инфор-
мации определяется сигналом ГОТ.
Каждый бит порта позволяет передавать один логический сигнал. Через порт
передаются сигналы ТТЛ уровней. Для согласования уровня сигналов порта с уров-
нями сигналов, используемых объектом управления, служат схемы согласования С.
Одновременно эти схемы осуществляют гальваническую развязку между электриче-
скими цепями микроконтроллера и объекта управления. Количество используемых
для ввода-вывода портов определяет общее количество передаваемых дискретных
сигналов. Для 8-разрядного микропроцессора можно адресовать (и использовать)
256 портов.
При вводе-выводе аналоговых сигналов возникает необходимость преобразо-
вания аналогового сигнала в двоичный код. Для этой цели в модулях ввода-вывода
аналоговых сигналов используются аналого-цифровые и цифроаналоговые преобра-
зователи АЦП и ЦАП соответственно. Основной характеристикой ЦАП и АЦП яв-
ляется их разрядность, определяемая длиной двоичного кода, применяемого для
представления аналогового сигнала.
Пример схемной реализации модуля ввода аналогового сигнала для
8-разрядного микроконтроллера приведен на рис. 4.15. В схеме использован
8-разрядный АЦП, выходы которого соединены с входами регистра порта ввода.
Выходы порта соединены с линиями шины данных. В результате двоичный код, в
Рис. 4.15. Модуль ввода аналогового сигнала
ществляется через порт, представляющий собой 8-разрядный регистр, который ад-
ресуется по шине адреса. При совпадении выставленного на шине адреса с адресом,
присвоенным конкретному порту, дешифратор адреса ДША выдает сигнал CS раз-
решения работы порта. По этому сигналу регистр подключается к шинам микропро-
цессора и через него можно передавать параллельные 8-разрядные двоичный коды.
Обмен данными происходит через шину данных. Направление передачи определя-
ется сигналами чтение ЧТ и запись ЗП. Готовность порта к приему-выдаче инфор-
мации определяется сигналом ГОТ.
Каждый бит порта позволяет передавать один логический сигнал. Через порт
передаются сигналы ТТЛ уровней. Для согласования уровня сигналов порта с уров-
нями сигналов, используемых объектом управления, служат схемы согласования С.
Одновременно эти схемы осуществляют гальваническую развязку между электриче-
скими цепями микроконтроллера и объекта управления. Количество используемых
для ввода-вывода портов определяет общее количество передаваемых дискретных
сигналов. Для 8-разрядного микропроцессора можно адресовать (и использовать)
256 портов.
При вводе-выводе аналоговых сигналов возникает необходимость преобразо-
вания аналогового сигнала в двоичный код. Для этой цели в модулях ввода-вывода
аналоговых сигналов используются аналого-цифровые и цифроаналоговые преобра-
зователи АЦП и ЦАП соответственно. Основной характеристикой ЦАП и АЦП яв-
ляется их разрядность, определяемая длиной двоичного кода, применяемого для
представления аналогового сигнала.
Рис. 4.15. Модуль ввода аналогового сигнала
Пример схемной реализации модуля ввода аналогового сигнала для
8-разрядного микроконтроллера приведен на рис. 4.15. В схеме использован
8-разрядный АЦП, выходы которого соединены с входами регистра порта ввода.
Выходы порта соединены с линиями шины данных. В результате двоичный код, в
146
Страницы
- « первая
- ‹ предыдущая
- …
- 144
- 145
- 146
- 147
- 148
- …
- следующая ›
- последняя »
