ВУЗ:
Составители:
170
ная адресация. Схема управления памятью обеспечивает страничную адресацию и
управление чтением-записью.
Элементной базой для построения запоминающих устройств служат микро-
схемы оперативной памяти статического типа и микросхемы постоянной памяти ма-
сочного типа или с ультрафиолетовым стиранием информации. ОЗУ статического
типа использованы для упрощения схемы памяти, т.к. в этом случае отсутствует
необходимость в схемах регенерации информации.
Сопряжение микросхем памяти с адресной магистралью осуществляется либо
непосредственным подключением адресных входов БИС к линиям магистрали, либо
через шинные формирователи. Сопряжение БИС памяти с магистралью данных
наиболее просто реализуется для микросхем ПЗУ с открытым коллектором или с
выводами, имеющими три состояния. В случае необходимости повышения нагру-
зочной способности используются шинные формирователи.
На рис. 4.29 приведен пример реализации основной памяти микроконтролле-
ра. Память содержит ПЗУ на микросхемах КР556РТ5 и ОЗУ на микросхемах
КР565РУ2. Микросхема КР556РТ5 – микросхема программируемой постоянной па-
мяти с пережигаемыми в процессе программирования плавкими перемычками. Та-
кая микросхема допускает однократное программирование. Микросхема КР565РУ2–
микросхема оперативной памяти статического типа.
Вся память организована в виде двух страниц – страница ПЗУ и страница
ОЗУ. Объем страницы 1 Кбайт. Страницы выбираются адресными селекторами,
выполненными на микросхемах дешифраторов К155ИД4. Вывод дешифраторов
Рис. 4.29. Структура оперативного запоминающего устройства
ная адресация. Схема управления памятью обеспечивает страничную адресацию и
управление чтением-записью.
Элементной базой для построения запоминающих устройств служат микро-
схемы оперативной памяти статического типа и микросхемы постоянной памяти ма-
сочного типа или с ультрафиолетовым стиранием информации. ОЗУ статического
типа использованы для упрощения схемы памяти, т.к. в этом случае отсутствует
необходимость в схемах регенерации информации.
Сопряжение микросхем памяти с адресной магистралью осуществляется либо
непосредственным подключением адресных входов БИС к линиям магистрали, либо
через шинные формирователи. Сопряжение БИС памяти с магистралью данных
наиболее просто реализуется для микросхем ПЗУ с открытым коллектором или с
выводами, имеющими три состояния. В случае необходимости повышения нагру-
зочной способности используются шинные формирователи.
Рис. 4.29. Структура оперативного запоминающего устройства
На рис. 4.29 приведен пример реализации основной памяти микроконтролле-
ра. Память содержит ПЗУ на микросхемах КР556РТ5 и ОЗУ на микросхемах
КР565РУ2. Микросхема КР556РТ5 – микросхема программируемой постоянной па-
мяти с пережигаемыми в процессе программирования плавкими перемычками. Та-
кая микросхема допускает однократное программирование. Микросхема КР565РУ2–
микросхема оперативной памяти статического типа.
Вся память организована в виде двух страниц – страница ПЗУ и страница
ОЗУ. Объем страницы 1 Кбайт. Страницы выбираются адресными селекторами,
выполненными на микросхемах дешифраторов К155ИД4. Вывод дешифраторов
170
Страницы
- « первая
- ‹ предыдущая
- …
- 168
- 169
- 170
- 171
- 172
- …
- следующая ›
- последняя »
