Автоматизация управления в производственных системах. Федотов А.В. - 171 стр.

UptoLike

Составители: 

171
можно переключать с помощью переключателей, что позволяет изменять располо-
жение страницы памяти в адресном пространстве.
Дешифраторы адреса подключены к старшим разрядам адресной магистрали
АМ. Эти старшие разряды используются для выбора страницы памяти. Младшие
разряды адресной магистрали непосредственно управляют адресными входами мик-
росхем памяти, задавая внутри страничный адрес.
Выходы микросхем ПЗУ непосредственно соединены с линиями D0-D7 маги-
страли данных МД. Для подключения к магистрали данных микросхем ОЗУ исполь-
зованы шинные формирователи К589АП16. Управление направлением передачи
информации через шинные формирователи осуществляет сигнал чтения памяти
ЧТП.
Для управления чтением-записью информации при обращении к памяти ис-
пользуются сигналы магистрали управления МУ: ЧТП чтение памяти и ЗПП за-
пись в память.
Существенно большие возможности дает использование в схеме центрального
процессора контроллера 16-разрядного микропроцессора КМ1810ВМ86. Этот мик-
ропроцессор обрабатывает 16-разрядные машинные слова и имеет 20-разрядную
шину адреса, что обеспечивает адресное пространство 1 Мбайт.
Возможность управления конфигурацией микропроцессора позволяет строить
на его основе как центральные процессоры для простых однопроцессорных кон-
троллеров, так и вычислительные модули для мультипроцессорных систем.
При построении центрального процессора на микропроцессоре КМ1810ВМ86
дополнительные возможности предоставляют вспомогательные БИС серии К1810:
КР1810ГФ84 системный генератор; К1810ИР82, КР1810ИР83 буферные реги-
стры; КР1810ВА86, КР1810ВА87 шинные формирователи; КР1810ВГ88 систем-
ный контроллер; КР1810ВБ89 – арбитр магистрали.
Пример построения центрального процессора на микропроцессоре
КМ1810ВМ86 показан на рис. 4.30, где приведена структура центрального процес-
сора. Использована максимальная конфигурация микропроцессора, что обуславли-
вается сигналом управления конфигурацией MN/MX = 0.
Микропроцессор КМ1810ВМ86 непосредственно соединен с локальной маги-
стралью, к которой подключены интерфейс (микросхемы КР1810ИР82 и
КР1810ВА86) и системный контроллер (микросхема КР1810ВГ88). К локальной
магистрали могут также подключаться другие процессоры (сопроцессоры и процес-
соры ввода-вывода), арбитр магистрали АМ, контроллер прерываний.
Контроллер магистрали КР1810ВГ88 используется в режиме управления ма-
гистралью (вывод IOB = 0). Системная магистраль включает буферизированную
шину адреса АМ, буферизированную шину данных МД и шину управления МУ. Си-
стемная магистраль может быть многопользовательской. Управление доступом к
магистрали осуществляется сигналом, подаваемым на вход "Адресное разрешение".
Этот сигнал формирует арбитр магистрали. Системная магистраль используется для
подключения памяти, устройств ввода-вывода, а также других вычислительных мо-
дулей.
можно переключать с помощью переключателей, что позволяет изменять располо-
жение страницы памяти в адресном пространстве.
      Дешифраторы адреса подключены к старшим разрядам адресной магистрали
АМ. Эти старшие разряды используются для выбора страницы памяти. Младшие
разряды адресной магистрали непосредственно управляют адресными входами мик-
росхем памяти, задавая внутри страничный адрес.
      Выходы микросхем ПЗУ непосредственно соединены с линиями D0-D7 маги-
страли данных МД. Для подключения к магистрали данных микросхем ОЗУ исполь-
зованы шинные формирователи К589АП16. Управление направлением передачи
информации через шинные формирователи осуществляет сигнал чтения памяти
ЧТП.
      Для управления чтением-записью информации при обращении к памяти ис-
пользуются сигналы магистрали управления МУ: ЧТП – чтение памяти и ЗПП – за-
пись в память.
      Существенно большие возможности дает использование в схеме центрального
процессора контроллера 16-разрядного микропроцессора КМ1810ВМ86. Этот мик-
ропроцессор обрабатывает 16-разрядные машинные слова и имеет 20-разрядную
шину адреса, что обеспечивает адресное пространство 1 Мбайт.
      Возможность управления конфигурацией микропроцессора позволяет строить
на его основе как центральные процессоры для простых однопроцессорных кон-
троллеров, так и вычислительные модули для мультипроцессорных систем.
      При построении центрального процессора на микропроцессоре КМ1810ВМ86
дополнительные возможности предоставляют вспомогательные БИС серии К1810:
КР1810ГФ84 – системный генератор; К1810ИР82, КР1810ИР83 – буферные реги-
стры; КР1810ВА86, КР1810ВА87 – шинные формирователи; КР1810ВГ88 – систем-
ный контроллер; КР1810ВБ89 – арбитр магистрали.
      Пример построения центрального процессора на микропроцессоре
КМ1810ВМ86 показан на рис. 4.30, где приведена структура центрального процес-
сора. Использована максимальная конфигурация микропроцессора, что обуславли-
вается сигналом управления конфигурацией MN/MX = 0.
      Микропроцессор КМ1810ВМ86 непосредственно соединен с локальной маги-
стралью, к которой подключены интерфейс (микросхемы КР1810ИР82 и
КР1810ВА86) и системный контроллер (микросхема КР1810ВГ88). К локальной
магистрали могут также подключаться другие процессоры (сопроцессоры и процес-
соры ввода-вывода), арбитр магистрали АМ, контроллер прерываний.
      Контроллер магистрали КР1810ВГ88 используется в режиме управления ма-
гистралью (вывод IOB = 0). Системная магистраль включает буферизированную
шину адреса АМ, буферизированную шину данных МД и шину управления МУ. Си-
стемная магистраль может быть многопользовательской. Управление доступом к
магистрали осуществляется сигналом, подаваемым на вход "Адресное разрешение".
Этот сигнал формирует арбитр магистрали. Системная магистраль используется для
подключения памяти, устройств ввода-вывода, а также других вычислительных мо-
дулей.


                                     171