Автоматизация управления в производственных системах. Федотов А.В. - 98 стр.

UptoLike

Составители: 

98
времени регенерация памяти. Цикл регенерации должен повторяться для микро-
схемы через 2 мс.
На рис. 3.20 обозначены: А0-А7 адресные входы, D1 вход записи инфор-
мации, D0 выход считывания информации, RAS выбор микросхемы выбор
строки матрицы памяти, CAS выбор столбца матрицы памяти, WE сигнал управ-
ления записью информации.
В целях сокращения числа адресных выводов все адресное пространство мик-
росхемы представлено в виде матрицы 88 ячеек памяти. При выборе ячейки памяти
сначала на адресные входы подается 8-битный адрес строки матрицы. Этот адрес
запоминается во внутреннем регистре адреса. Затем на эти же входы подается адрес
столбца матрицы. Подача адреса столбца стробируется сигналом CAS. В результате
формируется полный 16-разрядный адрес ячейки памяти.
Взаимодействие памяти с микропроцессором
Запоминающее устройство подключается к микропроцессору с помощью си-
стемных шин. При подключении ОЗУ предусматривается запись и чтение информа-
ции, при подключении ПЗУ - только чтение информации. На рис. 3.21 показано
подключение запоминающего устройства к микропроцессору. По шине адреса мик-
ропроцессор задает код адреса требуемой ячейки памяти, и селектор адреса ЗУ под-
ключает эту ячейку к буферу данных. После подготовки ЗУ к обмену информации
оно подает сигнал готовности Г микропроцессору. Микропроцессор подачей логи-
ческих сигналов ВД или П на соответствующие линии шины управления определя-
ет направление передачи информации, после чего происходит требуемая передача
информации (код с шины данных переписывается в ячейку памяти при записи или с
выходов ячейки памяти через буферный регистр поступает на линии шины данных
при чтении).
Схемная реализация
подключения памяти к мик-
ропроцессору определяется
особенностями используе-
мых конкретных микросхем
памяти и ее организацией. В
частности, память может
быть организована в виде
непрерывного массива по-
следовательных ячеек памя-
ти или в виде отдельных, пе-
реключаемых блоков памяти
страниц. В последнем слу-
чае для доступа к ячейке па-
мяти необходимо сначала ад-
адресовать страницу памяти,
а затем ячейку памяти, ука-
Рис. 3.21. Подключение памяти
времени – регенерация памяти. Цикл регенерации должен повторяться для микро-
схемы через 2 мс.
      На рис. 3.20 обозначены: А0-А7 – адресные входы, D1 – вход записи инфор-
мации, D0 – выход считывания информации, RAS – выбор микросхемы – выбор
строки матрицы памяти, CAS – выбор столбца матрицы памяти, WE – сигнал управ-
ления записью информации.
      В целях сокращения числа адресных выводов все адресное пространство мик-
росхемы представлено в виде матрицы 88 ячеек памяти. При выборе ячейки памяти
сначала на адресные входы подается 8-битный адрес строки матрицы. Этот адрес
запоминается во внутреннем регистре адреса. Затем на эти же входы подается адрес
столбца матрицы. Подача адреса столбца стробируется сигналом CAS. В результате
формируется полный 16-разрядный адрес ячейки памяти.
      Взаимодействие памяти с микропроцессором
      Запоминающее устройство подключается к микропроцессору с помощью си-
стемных шин. При подключении ОЗУ предусматривается запись и чтение информа-
ции, при подключении ПЗУ - только чтение информации. На рис. 3.21 показано
подключение запоминающего устройства к микропроцессору. По шине адреса мик-
ропроцессор задает код адреса требуемой ячейки памяти, и селектор адреса ЗУ под-
ключает эту ячейку к буферу данных. После подготовки ЗУ к обмену информации
оно подает сигнал готовности Г микропроцессору. Микропроцессор подачей логи-
ческих сигналов ВД или П на соответствующие линии шины управления определя-
ет направление передачи информации, после чего происходит требуемая передача
информации (код с шины данных переписывается в ячейку памяти при записи или с
выходов ячейки памяти через буферный регистр поступает на линии шины данных
при чтении).
                                                          Схемная     реализация
                                                    подключения памяти к мик-
                                                    ропроцессору определяется
                                                    особенностями     используе-
                                                    мых конкретных микросхем
                                                    памяти и ее организацией. В
                                                    частности, память может
                                                    быть организована в виде
                                                    непрерывного массива по-
                                                    следовательных ячеек памя-
                                                    ти или в виде отдельных, пе-
                                                    реключаемых блоков памяти
                                                    – страниц. В последнем слу-
                                                    чае для доступа к ячейке па-
                                                    мяти необходимо сначала ад-
                                                    адресовать страницу памяти,
                                                    а затем – ячейку памяти, ука-
           Рис. 3.21. Подключение памяти


                                       98