Архитектура микроконтроллера Intel 8051. Горюнов А.Г - 24 стр.

UptoLike

24
На схеме микроконтроллера к устройству управления примыкает
регистр команд (IR). В его функцию входит хранение кода
выполняемой команды.
Входные и выходные сигналы устройства управления и
синхронизации:
PSEN разрешение программной памяти,
ALE выходной сигнал разрешения фиксации адреса,
PROG сигнал программирования,
EA блокировка работы с внутренней памятью,
V
PP
напряжение программирования,
RST сигнал общего сброса,
V
PD
вывод резервного питания памяти от внешнего источника,
XTAL входы подключения кварцевого резонатора.
S1
P1 P2
S2
P1 P2
S3
P1 P2
S4
P1 P2
S5
P1 P2
S6
P1 P2
S1
P1 P2
S2
P1 P2
S3
P1 P2
S4
P1 P2
S5
P1 P2
S6
P1 P2
S1
P1 P2
ALE
Чтение кода операции (КОП)
Чтение следующего КОП (отбрасывается)
Чтение следующего КОП снова
а)
Чтение следующего КОП снова
Чтение КОП Чтение второго байта команды
б)
Чтение КОП
Чтение следующего КОП (отбрасывается)
Чтение следующего КОП снова
в)
Чтение КОП
Чтение следующего КОП (отбрасывается)
Нет чтения КОП
Чтение следующего КОП снова
Нет
ALE
к внешней памяти данных
Обращение
г)
X2
Рис. 3. Последовательности выборки и выполнения команд в MCS51:
а команда 1 байт / 1 цикл, например INC A; б – команда 2 байта / 1 цикл, например
ADD A,#d; в – команда 1 байт / 2 цикла, например INC DPTR; г – команда 1 байт/ 2
цикла, например MOVX