Микропроцессорные системы и программное обеспечение в средствах связи. Гребешков А.Ю. - 24 стр.

UptoLike

Составители: 

Рубрика: 

Микропроцессорные системы и программное обеспечение в средствах связи
24
ника прерывания либо адрес программы обслуживания прерывания
(вектор прерывания).
Шина специальных управляющих сигналов включает в себя
линии, предназначенные для обеспечения работоспособности и повы-
шения надежности устройств интерфейса. К этим линиям относятся:
линии питания, контроля источника питания, тактирующих импульсов,
защиты памяти, общего сброса, контроля информации и т. п.
Среди перечисленных сигналов
магистрали управления наиболее
часто используются следующие :
RD (read) – сигнал чтения из памяти;
WR (write) – сигнал записи в память;
MREQ (memory request) – сигнал инициализации памяти МПр;
IORQ (input – output request) – сигнал инициализации портов вво-
да-вывода;
READY – сигнал готовности;
RESET – сигнал сброса.
Способ организации магистрали управления информационным
каналом не оказывает существенного влияния на архитектуру процес-
сора.
Одним из главных признаков для
формирования различных архи-
тектур МПр является организации памяти микропроцессора. Здесь вы-
деляют две основные архитектуры МПр :
архитектура фон Неймана с общей памятью;
гарвардская архитектура, предложенная Говардом Айкеном
(Howard Aiken) с разделяемой памятью.
Архитектура фон Неймана с общей памятью представлена на рис.
1.2.
  Микропроцессорные системы и программное обеспечение в средствах связи
ника прерывания либо адрес программы обслуживания прерывания
(вектор прерывания).
        Шина специальных управляющих сигналов включает в себя
линии, предназначенные для обеспечения работоспособности и повы-
шения надежности устройств интерфейса. К этим линиям относятся:
линии питания, контроля источника питания, тактирующих импульсов,
защиты памяти, общего сброса, контроля информации и т. п.
        Среди перечисленных сигналов магистрали управления наиболее
часто используются следующие :
        RD (read) – сигнал чтения из памяти;
        WR (write) – сигнал записи в память;
        MREQ (memory request) – сигнал инициализации памяти МПр;
        IORQ (input – output request) – сигнал инициализации портов вво-
да-вывода;
        READY – сигнал готовности;
        RESET – сигнал сброса.
        Способ организации магистрали управления информационным
каналом не оказывает существенного влияния на архитектуру процес-
сора.
        Одним из главных признаков для формирования различных архи-
тектур МПр является организации памяти микропроцессора. Здесь вы-
деляют две основные архитектуры МПр :
        • архитектура фон Неймана с общей памятью;
        • гарвардская архитектура, предложенная Говардом Айкеном
          (Howard Aiken) с разделяемой памятью.
        Архитектура фон Неймана с общей памятью представлена на рис.
1.2.




                                     24