Организация вычислительных систем и сетей. Халабия Р.Ф. - 47 стр.

UptoLike

Составители: 

47
Структурная схема микропроцессора Pentium Pro
64
128
32
Загрузка Загрузка данных
64
64
адрес 36 данные 64 данные 64
БЗДблок записи данных
БФАЗДблок формирования записи данных
БФАЗблок формирования адреса загрузки
ФТфиксированная точка
ПТплавающая точка
А - арифметика
Рис. 4.9.
Буфер динамической Кэш команд, 8 Кбайт
трансляциии (32 входа)
Буфер адресов
переходов
Блок выборки
команд
Блок
пос-
ледо-
вате-
ного
дейст-
вия
Дешифратор
Дешифратор
Дешифратор
Буфер
измене-
ния
порядка
40
входов
Блок
микропрограммного
управления
Блок резервирования (20 входов)
БЗД БФАЗД АЛУ с ФТ БФАЗ
А с ПТ А с ФТ
Буфер запросов
Буфер динамической трансляции Двухпортовый кэш данных
(64 входа) 8 Кбайт
Интерфейс системной шины Интерфейс с КЭШем второго уровня
                       Структурная схема микропроцессора Pentium Pro

           Буфер динамической                  Кэш команд, 8 Кбайт
           трансляциии (32 входа)
                                                                                 64

                                128
                                                                       Буфер
       Буфер адресов        Блок
                                             Дешифратор                измене-
        переходов           пос-
                                                                         ния
                            ледо-
                                                                       порядка
                            вате-
                                             Дешифратор                   40
                            ного
                                                                       входов
                            дейст-
       Блок выборки         вия
         команд                              Дешифратор



                                                  Блок
                                             микропрограммного
                                                 управления       32

           Блок резервирования (20 входов)


     БЗД        БФАЗД       БФАЗ       АЛУ с ФТ        А с ПТ     А с ФТ


    Буфер запросов


              Загрузка                          Загрузка данных
Буфер динамической трансляции                       Двухпортовый кэш данных
        (64 входа)                                           8 Кбайт                  64


  Интерфейс системной шины               Интерфейс с КЭШем второго уровня             64

       адрес 36                      данные 64                   данные 64


   БЗД – блок записи данных
   БФАЗД – блок формирования записи данных
   БФАЗ – блок формирования адреса загрузки
   ФТ – фиксированная точка
   ПТ – плавающая точка
   А - арифметика
                                      Рис. 4.9.




                                               47