ВУЗ:
Составители:
Пример проектирования логической схемы мультиплексора приведен на рис. 1.16. На схеме показа-
ны три разновидности логических устройств, описываемых тремя типами моделей:
• элементы И, ИЛИ, НЕ, включающие простейшую модель, состоящую из пространственной и
временной составляющих;
• генераторы двоичных последовательностей U1, U6 и др., описываемые пространственной со-
ставляющей и программной конструкцией с директивой .DEFINE;
• дешифратор 74145, описываемый подсхемой – процедурой .SUBCKT.
Рис. 1.16 Полностью введенная схема мультиплексора
Перечень моделей компонент мультиплексора приведен ниже:
.DEFINE IN – динамическая модель генератора двоичных сигналов ABCD
+0NS 0
+LABEL=START
+100NS INCR BY 1
+200NS GOTO START -1 TIMES
.MODEL D0_GATE UGATE () – идеальная (безынерционная) модель логических элементов И, ИЛИ,
НЕ
.DEFINE a – статическая модель источника рабочего входа А+0NS 1
.DEFINE b – статическая модель источника рабочего входа В+0NS 0
.DEFINE c – статическая модель источника рабочего входа С+0NS 1
.DEFINE d – статическая модель источника рабочего входа D+0NS 1
Исследование дискретных схем производится в режиме временного анализа, который позволяет
оценить работоспособность в соответствии с таблицей истинности или логическим уравнением. В
частности, для схемы мультиплексора на рис. 1.17 показана временная диаграмма.
Как видно из диаграммы, параллельный рабочий код на входе мультиплексора 0101 (d(19), d(20),
d(21), d(25)) преобразуется в последовательный на его выходе d(Q).
Страницы
- « первая
- ‹ предыдущая
- …
- 25
- 26
- 27
- 28
- 29
- …
- следующая ›
- последняя »