ВУЗ:
Составители:
Рис. 1.17 Временная диаграмма функционирования мультиплексора
Рис. 1.18 Возникновение состязаний (гонок) в схеме мультиплексора
Если элементы схемы одинаковы, то все пути прохождения сигналов на выход имеют одинаковую
задержку и, как видно из диаграммы, состязания сигналов отсутствуют, а соответственно, и помехи.
Однако, при различной задержке сигналов на разных путях, в схеме могут иметь место состязания сиг-
налов, что приведет, как показано на рис. 1.18, к возникновению "лишнего нуля" – помехи на выходе
d(Q) типа 10101, при входном параллельном коде 1011.
В окне временного анализа могут также использоваться нижеприведенные операторы обработки
дискретных сигналов:
HEX(A,B,C,D) – шестнадцатеричное представление переменных A, B, C, D
BIN(A,B,C,D) – бинарное представление A, B, C, D
DEC(A,B,C,D) – десятичное представление A, B, C, D
OCT(A,B,C,D) – восьмеричное представление A, B, C, D
AND – оператор И
NAND – оператор И-НЕ
NOR – оператор ИЛИ-НЕ
NOT – инверсия НЕ
OR – оператор ИЛИ
XOR – оператор ИСКЛЮЧАЮЩЕЕ ИЛИ.
Страницы
- « первая
- ‹ предыдущая
- …
- 26
- 27
- 28
- 29
- 30
- …
- следующая ›
- последняя »