ВУЗ:
Составители:
НЕ реализуется характеристическое уравнение (4.9) Т-триггера.
а) б)
в)
Рис. 4.15 Синхронный T-триггер:
а – функциональная схема; б – условное графическое обозначение;
в – временная диаграмма работы
Пусть Т-триггер находится в состоянии 0 (Q = 0, Q = 1). При Т = 0 наличие синхронизирующего
сигнала на входе С (С = 1) не сможет вызвать переключение Т-триггера, так как входы R и S двухсту-
пенчатого синхронного RS-триггера заблокированы уровнем логического 0 от выходов вентилей И (U1)
и И (U2) (рис. 4.14, б). При наличии на входе Т сигнала высокого уровня (Т = 1) каждый синхронизи-
рующий сигнал на входе С (С = 1) будет вызывать переключение триггера из одного состояния в дру-
гое, причем смена состояния, как всегда в двухступенчатых синхронных RS-триггерах, происходит по-
сле окончания действия синхронизирующего сигнала на входе С (С = 0).
4.2 РЕГИСТРЫ
В составе любого микропроцессора, микропроцессорного комплекта или чипсета содержатся реги-
стры, которые являются основными узлами, с помощью которых производится переработка информа-
ции, представленной в виде машинных слов.
Регистры – это устройства цифровых систем, выполняющие функции приема, хранения и передачи
информации в виде машинных слов. Кроме того, с помощью регистров можно выполнять некоторые
логические преобразования над машинными словами.
Регистры представляют собой полные цифровые автоматы, выполненные на триггерах того или
иного типа со схемами управления входными и выходными сигналами.
С помощью регистра можно выполнить следующие операции:
• установка всех разрядов в 0;
• установка всех разрядов в 1;
• прием и хранение в регистре кода n-разрядного числа;
• сдвиг хранимого двоичного кода вправо и влево на заданное число разрядов;
• преобразование параллельного кода в последовательный и, наоборот, – при приеме и выдаче
информации;
• поразрядные логические операции;
По способу представления информации различают параллельные и последовательные регистры.
4.2.1 Параллельные регистры
Параллельные регистры или регистры памяти применяются для ввода, хранения и вывода двоич-
ной информации в параллельном коде. Они могут быть образованы из асинхронных и синхронных, од-
ноступенчатых и двухступенчатых триггеров.
Однофазный параллельный регистр (рис. 4.16) построен на одноступенчатых асинхронных RS-
триггерах. Так как на кодовые шины слова (КШС) параллельного регистра подается двоичное слово
D1D2D3D4 в прямом коде (однофазный код), то КШС с помощью элементов И-НЕ
Страницы
- « первая
- ‹ предыдущая
- …
- 58
- 59
- 60
- 61
- 62
- …
- следующая ›
- последняя »