Micro-Cap в схемотехнике. Касьянов А.Н. - 59 стр.

UptoLike

Составители: 

Как видно из табл. 4.8, Т-триггер реализует операцию сложения по модулю, 2, что и обусловило назва-
ние Т-триггера счетным триггером, а вход Тсчетным входом. Сигнал на его выходе Q появляется в два
раза реже, чем на входе Т, т.е. Т-триггер может использоваться как делитель частоты.
Асинхронный Т-триггер может быть построен на базе двухступенчатого синхронного RS-триггера с
дополнительными связями: выход триггера Q соединяется с информационным входом R, a Q информаци-
онным входом S (рис. 4.8, б). Информационным входом Т является синхронизирующий вход С.
Рассмотрим работу Т-триггера. Предварительно, сигналом Reset низкого уровня через асинхронный
вход R, обе ступени триггера устанавливаются в нулевое состояние. Далее, при Т = 0 происходит постоян-
ное копирование состояния триггера M триггером S, так как элемент И-НЕ (U9) выдает уровень логической
1 на входы элементов И-HE (U5) и И-НЕ (U6). Если Т-триггер находится в состоянии 0 (Q = 0, Q = 1), то то-
гда на входах R и S будут действовать уровни логического 0 и 1 соответственно (рис. 4.14).
При поступлении на вход Т первого счетного сигнала (T = 1) в триггер М запишется 1 уровнем логиче-
ского 0 с выхода элемента И-HE (U1).
а) б)
в)
Рис. 4.14 Двухступенчатый асинхронный Т-триггер:
а функциональная схема; бусловное графическое обозначение;
ввременная диаграмма работы
Состояние триггера Slave при этом не изменится, так как уровень логического 0 с выхода элемента И-
НЕ (U9) будет блокировать его состояние. После окончания действия счетного сигнала на входе Т (Т = 0)
триггер Slave установится в состояние 1 уровнем логического 0 с выхода элемента И-НЕ (U5) и произойдет
изменение потенциалов на выходах Т-триггера (Q = l, Q = 0), а также на R и S входах триггера М.
При поступлении на вход Т второго счетного сигнала (Т = 1) в триггер М запишется 0 уровнем ло-
гического 0 с выхода элемента И-НЕ (U2), а после окончания действия второго счетного сигнала на
входе Т (Т = 0) в триггер S запишется 0 уровнем логического 0 с выхода элемента И-НЕ (U6)
.
На выхо-
дах T-триггера произойдет изменение потенциалов (Q = 0,
Q = l). а также на R и S входах триггера Мaster.
Таким образом, каждый счетный сигнал на входе Т переводит триггер М в противоположное со-
стояние триггера S, а после окончания действия сигнала на входе Т, триггер S переключается в состоя-
ние, определяемое триггером M.
Как видно из временной диаграммы (рис. 4.14, в), частота сигналов, снимаемых с выходов Qs и
Q
триггера (рис. 4.14, а), в два раза меньше частоты входных сигналов Т.
Синхронный Т-триггер (рис. 4.15, а) используется в случае необходимости представлять потен-
циалом последовательность 1 на входе
Т-триггера. С помощью двухступенчатого синхронного RS-триггера и входной логики на вентилях И-