Составители:
поочередной подаче на одни и те же адресные входы сначала старшей части
(половины) адреса – адреса строки (Row Address), а затем – младшей части –
адреса столбца (Column Address), позволяет уменьшить вдвое количество
требующихся адресных входов. Конечно, это несколько увеличивает время
обращения к памяти, но оказывается экономически (да и схемотехнически)
оправданным.
В статических ЗУ все
разряды адреса подаются на адресные входы
одновременно.
Количество входов данных (DI – Data Input) равно разрядности
хранимых слов. Количество выходов данных (DO – Data Output) также равно
разрядности хранимых слов. Однако во многих случаях входы и выходы
данных объединяются, что позволяет уменьшить вдвое количество выводов
данных у микросхем памяти, а также упростить их подключение
к шинам
данных.
Для этого выходы микросхем памяти (или объединенные
входы/выходы) обычно имеют специальный выходной каскад, позволяющий
подключать к одной шине выходы нескольких микросхем без использования
дополнительных сборок ИЛИ. Есть два варианта организации таких выходов:
выход с тремя устойчивыми состояниями (или
z-выход) и выход с открытым
коллектором. Тип выхода отмечается специальным значком в верхней части
правого поля изображения микросхемы. На рис. 9 показан
z-выход.
Выход данных, реализованный по схеме с открытым коллектором, как
правило, инверсный.
Управляющие входы могут заметно различаться как по назначению,
так и по обозначениям для разных типов микросхем памяти.
Во всех случаях присутствует вход управления режимом обращения:
чтение или запись. Частым его обозначением является WE# (Write Enable –
разрешение записи). Вход этот
обычно инверсный (это и обозначает символ
#), т.е. режим записи включается при нулевом значении сигнала на данном
входе, а при единице на входе производится чтение.
Другим общим сигналом, имеющимся почти во всех микросхемах,
является сигнал выбора микросхемы – CS# (Chip Select). Этот вход также
33
Страницы
- « первая
- ‹ предыдущая
- …
- 31
- 32
- 33
- 34
- 35
- …
- следующая ›
- последняя »