Организация ЭВМ, комплексов и систем. Копейкин М.В - 14 стр.

UptoLike

14
средство, вообще говоря, имеется не во всех вариантах организации ОП, т. к.
цикл обращения к памяти, как правило, фиксирован. Однако поскольку цикл
ОП часто имеет большую длительность, чем такт процессора, то необходимо
предусматривать синхронизацию работы процессора и ОП.
В курсовом проекте это рекомендуется
обеспечивать введением в граф-схемы
микропрограмм "ждущих" вершин
, помещаемых
после обращения к памяти (рис.4). В интервале
времени между инициированием операции чтения
или записи в ОП и моментом, когда сигнал ГОТоп
примет единичное значение, состояние регистра
данных (выхода ОП) считается неопределенным и
использоваться не может. Следует отметить, что в ряде случаев, особенно в
микропроцессорах, режим ожидания сигнала готовности от
различных
устройств, в том числе от ОП, реализуется аппаратно.
Оперативная память всегда реализует один из следующих режимов:
"чтение", "запись", или "хранение". В режим "чтение" или "запись" ОП
переходит при подаче соответствующих управляющих сигналов на СхУ ОП.
Формы и длительности сигналов "чтение ОП" и "запись ОП" могут различаться
для разных типов
ОП (полупроводниковых, статических, динамических,
ферритовых и др.). В рамках курсового проекта предлагается считать что при
подаче соответствующего управляющего сигнала на вход СхУ ОП оперативная
память переходит в режим "чтение" или "запись" (при этом на шине ГОТоп
появляется нулевой сигнал).
По завершении всех действий (переходных процессов), связанных с
инициированным режимом, СхУ ОП
помещает единичный сигнал на выходе
ГОТоп К моменту появления этого сигнала слово памяти, завершенное по
режиму "чтение", помещено в РД (или на выходе шины данных), или по
режиму "запись" занесено в соответствующую ячейку памяти.