ВУЗ:
Составители:
93
Логика управления контроллера и приемопередатчики шин сис-
темного интерфейса выполняют те же функции, что и в контроллере
вывода (см. рис. 32).
Рассмотрим работу параллельного интерфейса ввода при реализа-
ции программы асинхронного обмена. Алгоритм асинхронного ввода
так же прост, как и асинхронного вывода.
1. Процессор проверяет наличие данных в регистре данных кон-
троллера А1.
2. Если данные готовы (логическая 1 в регистре А2), то они пере-
даются из регистра данных А1 на шину данных системного интерфейса
и далее в регистр процессора или ячейку памяти микрокомпьютера.
Иначе повторяется п. 1.
Пример 2. Фрагмент программы приема байта данных в асинхрон-
ном режиме с использованием параллельного интерфейса (контроллер
ВУ, рис. 33):
MOV DX, A2; номер порта A2 помещаем в DX
m1: IN AL, DX; чтение байта из порта A2
TEST AL, 1; проверка нулевого разряда состояния регистра A2
JZ ml; переход на метку ml если разряд не нулевой
MOV DX, A1; номер порта A1 записываем в DX
IN AL, DX; содержимое регистра A1 передаем в регистр AL
В третьей строке выполняется проверка содержимого регистра А2,
т. е. признака наличия данных в регистре данных А1. Команда выпол-
няется точно так же, как и в примере 1. Единица в нулевом разряде
(содержимое регистра А2) подтверждает, что данные от ВУ записаны в
регистр данных контроллера и необходимо переслать их на шину дан-
ных. Нуль в знаковом разряде указывает на неготовность данных от ВУ
и, следовательно, на необходимость вернуться к проверке готовности.
IN AL, DX – пересылка данных из регистра данных контроллера
A1 в регистр процессора AL. Процессор передает в контроллер по ши-
не адреса системного интерфейса адрес A1, сопровождая его сигналом
"Ввод". Логика управления контроллера в ответ на сигнал "Ввод"
(IORD#) обеспечивает передачу байта данных из регистра данных A1
на шину данных и, в общем случае, но не в IBM-совместимом персо-
нальном компьютере с шиной ISA, сопровождает его сигналом "Готов-
ность ВУ", который подтверждает наличие данных от ВУ на шине дан-
ных и по которому процессор считывает байт с шины данных и поме-
щает его в указанный регистр. В IBM-совместимом персональном ком-
пьютере с шиной ISA процессор считывает байт с шины данных по ис-
течении определенного времени после установки сигнала IORD#. За-
Страницы
- « первая
- ‹ предыдущая
- …
- 91
- 92
- 93
- 94
- 95
- …
- следующая ›
- последняя »