Особенности архитектуры универсальных микропроцессоров. Механов В.Б. - 103 стр.

UptoLike

Составители: 

103
– управления шиной и арбитража;
– определения цикла шины;
– управления кэш-памятью;
– управления ошибками с плавающей точкой.
У шины процессора 80486 можно выделить следующие
особенности:
– мультиплексированные 32-битные шины адреса и дан-
ных;
– одночастотная синхронизация;
– поддержка операций захвата шины;
– поддержка операций блокирования и псевдоблокирова-
ния шины;
– пакетные передачи (до 16 байт);
– кэшируемые передачи;
– поддержка согласованности внутренней и внешней кэш-
памяти;
– обработка ошибок с плавающей точкой;
– маскируемые и немаскируемые прерывания;
– поддержка 8/16-битных периферийных устройств;
– поддержка «заворачивания» адреса на 1 Мб процессора
8086;
– формирование и контроль паритета (четности).
Способ использования шины процессора оказывает силь-
ное влияние на производительность системы. Обычно к шине
подключается только небольшое число устройств, которым тре-
буется быстрое взаимодействие с процессором и разделение со-
вместимых сигналов с соблюдением основного ограничения на
ширину полосы шины: минимум 50 % ширины полосы необхо-
димо зарезервировать для центрального процессора. Обычно к
шине подключаются такие устройства, как сетевой сопроцессор,
контроллер внешней (второго уровня) кэш-памяти или другие
подобные быстродействующие устройства. В большинстве сис-
тем шина процессора сопряжена с одной или несколькими сис-
темными шинами. При этом расширяется эффективная полоса и
обеспечивается большая гибкость расширения системы. Орга-
     – управления шиной и арбитража;
     – определения цикла шины;
     – управления кэш-памятью;
     – управления ошибками с плавающей точкой.
     У шины процессора 80486 можно выделить следующие
особенности:
     – мультиплексированные 32-битные шины адреса и дан-
ных;
     – одночастотная синхронизация;
     – поддержка операций захвата шины;
     – поддержка операций блокирования и псевдоблокирова-
ния шины;
     – пакетные передачи (до 16 байт);
     – кэшируемые передачи;
     – поддержка согласованности внутренней и внешней кэш-
памяти;
     – обработка ошибок с плавающей точкой;
     – маскируемые и немаскируемые прерывания;
     – поддержка 8/16-битных периферийных устройств;
     – поддержка «заворачивания» адреса на 1 Мб процессора
8086;
     – формирование и контроль паритета (четности).
     Способ использования шины процессора оказывает силь-
ное влияние на производительность системы. Обычно к шине
подключается только небольшое число устройств, которым тре-
буется быстрое взаимодействие с процессором и разделение со-
вместимых сигналов с соблюдением основного ограничения на
ширину полосы шины: минимум 50 % ширины полосы необхо-
димо зарезервировать для центрального процессора. Обычно к
шине подключаются такие устройства, как сетевой сопроцессор,
контроллер внешней (второго уровня) кэш-памяти или другие
подобные быстродействующие устройства. В большинстве сис-
тем шина процессора сопряжена с одной или несколькими сис-
темными шинами. При этом расширяется эффективная полоса и
обеспечивается большая гибкость расширения системы. Орга-


                            103