Измерительно-вычислительные комплексы (канал общего пользования). Петросьянц В.В. - 103 стр.

UptoLike

Составители: 

102
процессора 8088 о том, что в данных, поступивших из памяти или от устройст-
ва ВВ, содержится ошибка, обнаруженная контроллером по четности.
RESET DRY (инициирование сброса).
Этот сигнал служит для сброса или установки в исходное состояние сис-
темной логики либо при включении питания, либо в том случае, когда после
подачи питания обнаружится, что один из уравнений
напряжения питания выходит за допустимые рабочие пределы. Этот сиг-
нал синхронизируется срезом импульса OSC.
DRQ1-DRQ3 (запрос прямого доступа к памяти).
Эти входные сигналы служат для запроса доступа к асинхронным каналам,
которые используются периферийными устройствами, чтобы получить возмож-
ность прямого доступа к памяти. На линии DRQ должен поддерживаться высокий
уровень сигнала до тех пор, пока уровень на соответствующей линии DACK не
станет низким. Обратите внимание на то, что на шине отсутствует линия сигнала
RQ0, который служит для регенерации динамической памяти системы.
DACK3
-
DACK0
(сигналы подтверждения запроса ПДП).
Эти сигналы с активным низким уровнем используются для под-
тверждения приема сигналов запроса ПДП и для регенерации динамической
памяти (DACK0).
Т/С (конец блока данных).
По этой линии выдается импульс, когда достигается конец блока данных,
передаваемых по каналу прямого доступа к памяти.
3.2. Карта распределения и временные диаграммы ввода-вывода IBM PC
Для генерации правильных сигналов выбора функциональных узлов не-
обходимо знать вид адресации портов ввода-вывода и карту их распределения.
При общем числе возможных портов в компьютере PC, равном 1024, для обра-
щения к ним используется 10- разрядный адрес порта - разряды А0-А9. Карта
адресов портов ВВ разделена на две части. 512 адресов с 0000Н по 01FFH (ше-
процессора 8088 о том, что в данных, поступивших из памяти или от устройст-
ва ВВ, содержится ошибка, обнаруженная контроллером по четности.
     RESET DRY (инициирование сброса).
     Этот сигнал служит для сброса или установки в исходное состояние сис-
темной логики либо при включении питания, либо в том случае, когда после
подачи питания обнаружится, что один из уравнений
     напряжения питания выходит за допустимые рабочие пределы. Этот сиг-
нал синхронизируется срезом импульса OSC.
     DRQ1-DRQ3 (запрос прямого доступа к памяти).
     Эти входные сигналы служат для запроса доступа к асинхронным каналам,
которые используются периферийными устройствами, чтобы получить возмож-
ность прямого доступа к памяти. На линии DRQ должен поддерживаться высокий
уровень сигнала до тех пор, пока уровень на соответствующей линии DACK не
станет низким. Обратите внимание на то, что на шине отсутствует линия сигнала
RQ0, который служит для регенерации динамической памяти системы.
     DACK0 - DACK3 (сигналы подтверждения запроса ПДП).
     Эти сигналы с активным низким уровнем используются для под-
тверждения приема сигналов запроса ПДП и для регенерации динамической
памяти (DACK0).
     Т/С (конец блока данных).
     По этой линии выдается импульс, когда достигается конец блока данных,
передаваемых по каналу прямого доступа к памяти.

     3.2. Карта распределенияи временныедиаграммыввода-вывода IBM PC

     Для генерации правильных сигналов выбора функциональных узлов не-
обходимо знать вид адресации портов ввода-вывода и карту их распределения.
При общем числе возможных портов в компьютере PC, равном 1024, для обра-
щения к ним используется 10- разрядный адрес порта - разряды А0-А9. Карта
адресов портов ВВ разделена на две части. 512 адресов с 0000Н по 01FFH ( ше-


                                     102