Проектирование электронных усилительных устройств систем автоматического управления. Шишлаков В.Ф. - 28 стр.

UptoLike

Составители: 

28
знз
звх pβ
нз
τln1 ; τln ;
1
qqq
t
t
qq


+
=+ =


+


нз
ф β ф β
нз
1
τln ; τln ,
1
qq
t
t
qq
+−


+
==




где
ββ
τ1/(2π)
f
=
, здесь f
β
– граничная частота транзистора в схеме с
общим эмиттером. При пассивном запирании транзистора q
з
= 0 и
ф
3
t
β
.
Если амплитуда пульсации тока ограничена
н.имп доп
∆<
, то час-
тота коммутации транзисторов должна удовлетворять неравенству
,
доп н
α8
i
ff
iT
>=
где
доп доп н
∆∆
iiI
=
– допустимое значение относительной амплитуды
пульсаций тока.
Желательно, чтобы частота коммутации, найденная из этого усло-
вия, была меньше оптимальной частоты. При q
з
= 0 и q
н
= 2 это соответ-
ствует требованию
.
β треб
доп н
200 α
m
ff
iT
>=
Еще одной особенностью ключевого каскада на транзисторах явля-
ется то, что транзисторный ключ открывается быстрее, чем закрывает-
ся, вследствие этого источник питания может быть замкнут в течение
короткого времени на два последовательно соединенных открытых тран-
зистора в одной из стоек каскада. Это вызывает дополнительные поте-
ри мощности в транзисторах из-за импульса сквозного тока, достигаю-
щего i
ск
= βi
б.нас
. Для ограничения импульсов сквозного тока в цепь
источника питания или последовательно с транзисторами можно вклю-
чить индуктивность, либо от схемы управления сигнал на открытие
транзистора должен подаваться с задержкой времени относительно сиг-
нала на закрытие