Вычислительная техника и сети в задачах управления качеством. Балабанов П.В - 33 стр.

UptoLike

33
BA7…
BA0
Матрица
элементов
памяти
ЭП ЭП ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
ЭП
D7
D6
D5
D4
D3
D2
D1
D0
Содержимое ячейки
1
0
1
2
A0
A1
A2
A3
A4
A5
A6
A7
CS
OE
255
Выбор ячейки
памяти
Линии
считывания
Дешифратор адреса
Адрес ячейки
Рис. 9.3. Структура ПЗУ с произвольной выборкой
Управляющие входы CS (Crystal Select выбор кристалла) и OE
(Out Enable разрешение по выходу) являются инверсными, т.е. ак-
тивный уровень логический нуль. Вход CS управляет общим выбо-
ром микросхемы, т.е. при подаче нуля (единицы) разрешается (запре-
щается) дешифрация адреса и выбор ячейки памяти. У выбранного
ПЗУ с помощью входа OE производится активизация выходных буфе-
ров-усилителей BA0-BA7.
При отсутствии сигнала CS и OE выходы D0-D7 находятся в
третьем (высокоимпедансном) состоянии. В третьем состоянии (в от-
личие от состояний логического нуля или единицы) выходы D0-D7 ЗУ
фактически являются отключёнными от его внутренней схемы. Такое
состояние необходимо для возможности организации двунаправлен-
ной шины обмена данными. В шину данных параллельно включается
необходимое число устройств (центральный процессор, ОЗУ, ПЗУ,
порты ввода-вывода). В любой момент времени активными могут быть
выходы только одного из устройств. Остальные устройства переходят
в режим чтения или третье состояние. Информация передаётся от уст-
ройства с активными выходами к устройству, которое находится в ре-
жиме чтения. После завершения передачи информации в качестве пе-
редающего и приёмного могут выступить любые другие устройства
системы. Выбор передающего и приёмного устройств осуществляет
центральный процессор при помощи шины управления, состоящей
из индивидуальных линий типа CS и OE, соединённых с каждым уст-
ройством системы.
Существует несколько разновидностей ПЗУ, которые различают-
ся принципом программирования и технологией изготовления.