Основы схемотехники цифровых устройств. Брякин Л.А. - 52 стр.

UptoLike

Составители: 

рый реализуется в виде микросхемы во многих сериях элементов, предложено на
рисунке 2.17.
Рис. 2.17. – Условное обозначение четырёхразрядного компаратора кодов
Сравнение многоразрядных чисел выполняют, начиная со старших разрядов
входных чисел: A и B. Предполагается равенство предыдущих, отсутствующих
старших разрядов, поэтому на вход « A= » подаётся активный сигнал (единица), а
на входы « A>, A< » подаётся пассивный сигнал, в нашем случае логический уро-
вень. Если сравниваются числа с разрядностью более четырёх, то выходы компара-
тора старших разрядов подключаются к одноимённым входам компаратора млад-
ших разрядов сравниваемых чисел. Выходами всего многоразрядного компаратора
кодов являются выходы компаратора самых младших сравниваемых разрядов.
2.7. Комбинационные сумматоры
Комбинационная схема, предназначенная для сложения двоичных чисел,
называется сумматором. Сумматор любой разрядности обычно строится на одно-
разрядных полных сумматорах, которые имеют три входа и два выхода. На входы
подаются сигналы соответствующих разрядов суммируемых чисел (a
i
, b
i
) и сигнал
переноса p
i
из предыдущего, младшего разряда с номером (i-1). На одном из выхо-
COMP
A>
A=
A<
A0
A1
A2
A3
B0
B1
B2
B3
A>
A=
A<
A>B
Уровень
единицы
A=B
A<B
Старший
разряд
Старший
разряд
рый реализуется в виде микросхемы во многих сериях элементов, предложено на
рисунке 2.17.




        Уровень                              A>B
        единицы        A>   COMP   A>
                                             A=B
                       A=          A=
                                             A, A< » подаётся пассивный сигнал, в нашем случае логический уро-
вень. Если сравниваются числа с разрядностью более четырёх, то выходы компара-
тора старших разрядов подключаются к одноимённым входам компаратора млад-
ших разрядов сравниваемых чисел. Выходами всего многоразрядного компаратора
кодов являются выходы компаратора самых младших сравниваемых разрядов.


     2.7. Комбинационные сумматоры
     Комбинационная схема, предназначенная для сложения двоичных чисел,
называется сумматором. Сумматор любой разрядности обычно строится на одно-
разрядных полных сумматорах, которые имеют три входа и два выхода. На входы
подаются сигналы соответствующих разрядов суммируемых чисел (ai, bi) и сигнал
переноса pi из предыдущего, младшего разряда с номером (i-1). На одном из выхо-