Составители:
Широкое распространение ЗУ этого типа проявилось также и в
разработке многих его разновидностей: асинхронной, синхронной, RAMBUS
и других. Основные из них рассматриваются далее.
2.3.1. Асинхронная динамическая память DRAM
В процессе совершенствования технологии производства изменялась и
логика функционирования динамических ОЗУ.
Первые такие ЗУ, которые впоследствии стали называть асинхронными
динамическими ОЗУ, выполняли операции чтения
и записи, получив лишь
запускающий сигнал (обычно, сигнал строба адреса) независимо от каких-
либо внешних синхронизирующих сигналов. Диаграмма простых (не
пакетных) циклов чтения и записи для таких ЗУ представлена на рис. 15, а) и
15, б) соответственно. Любой цикл (чтения или записи) начинается по спаду
(фронту “1” → “0”) сигнала RAS#.
Как видно
из диаграмм, адрес на шины адреса поступает двумя
частями: адрес строки (обозначенный как R
1
или R
2
) и адрес столбца (C
1
и
C
2
). В момент, когда на адресной шине установилось требуемое значение
части адреса, соответствующий сигнал строба (RAS# или CAS#) переводится
в активное (нулевое) состояние.
В цикле чтения (сигнал WE# во время этого цикла удерживается в
единичном состоянии) после подачи адреса строки и перевода сигнала CAS#
в нулевое состояние начинается извлечение данных из
адресованных
элементов памяти, что показано на диаграмме сигнала DATA как
41
Страницы
- « первая
- ‹ предыдущая
- …
- 39
- 40
- 41
- 42
- 43
- …
- следующая ›
- последняя »