ВУЗ:
Составители:
98
стояние, соответствующее значению этого бита, будет поддерживаться
на линии "Данные" до следующего импульса сдвига.
Аналогично будут переданы остальные информационные биты,
первый стоповый бит и, наконец, второй стоповый бит, при передаче
которого счетчик импульсов сдвига снова установится в нулевое со-
стояние. Это приведет к записи 1 в регистр состояния А2. Единичный
сигнал с выхода регистра А2 запретит формирование импульсов сдви-
га, а также информирует процессор о готовности к приему нового бай-
та данных. После завершения передачи очередного кадра (стартового
бита, информационного байта и двух стоповых бит) контроллер под-
держивает в линии связи уровень логической единицы (значение вто-
рого стопового бита).
Уровень логической единицы поступает по линии "Данные" в кон-
троллер для асинхронного приема данных (рис. 36). Этот уровень соз-
дает условия для выработки сигнала, запрещающего работу делителя
частоты генератора тактовых импульсов. Действительно, после приема
предыдущего байта данных счетчик импульсов сдвига (счетчик по mod
9) находится в нулевом состоянии и на вентиль И поступают два еди-
ничных сигнала: со счетчика сдвигов и из линии "Данные". На выходе
Рис. 36. Контроллер последовательного асинхронного приема
Страницы
- « первая
- ‹ предыдущая
- …
- 96
- 97
- 98
- 99
- 100
- …
- следующая ›
- последняя »