Составители:
пакета занимает по времени 5 циклов системной шины, а последующие – по
3 цикла.
Длительность (низкого уровня) импульса CAS# определяется не только
временем извлечения данных из памяти, но и временем удержания их на
выходе микросхемы памяти. Последнее необходимо для фиксации
прочитанных данных (контроллером памяти), так как данные присутствуют
на выходе только до подъема
сигнала CAS#. Поэтому следующей
модификацией асинхронной динамической памяти стала память EDO
(Extended Data Output – растянутый выход данных). В микросхеме EDO
памяти на выходе был установлен буфер-защелка, фиксирующий данные
после их извлечения из матрицы памяти при подъеме сигнала CAS# и
удерживающий их на выходе до следующего его спада. Это позволило
сократить длительность сигнала CAS
# и соответственно цикла памяти,
доведя пакетный цикл до соотношения с циклами системной шины 5-2-2-2
(т.е. сократить длительность второго и последующих циклов в 1,5 раза
только за счет выходного регистра-буфера). Временная диаграмма для
режима EDO показана на рис. 17, а сам этот режим иногда называют
гиперстраничным (Hyper Page Mode).
Впоследствии появилась и еще одна (последняя) модификация
асинхронной DRAM – BEDO (Burst EDO – пакетная EDO память), в которой
не только адрес строки, но и адрес столбца подавался лишь в первом цикле
пакета, а в последующих циклах адреса столбцов формировались с помощью
внутреннего счетчика. Это позволило еще повысить производительность
памяти и получить для пакетного цикла соотношение 5-1-1-1.
44
Страницы
- « первая
- ‹ предыдущая
- …
- 42
- 43
- 44
- 45
- 46
- …
- следующая ›
- последняя »